猪狩/MIPSプロセッサにおけるキャッシュの実装と評価
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[猪狩/CFS]]
*DE2ボードにキャッシュ付きMIPSプロセッサを実装する [#h5e96bb5]
**CPU仕様 [#w971abfb]
***マルチサイクル版MIPSプロセッサ [#qa90387d]
-変更点
--主制御ユニットの状態遷移
---メモリアクセス状態からの遷移条件にキャッシュからのdone信号を付加
**キャッシュ仕様 [#v6754363]
***概要 [#q543c3ed]
-ダイレクトメモリ方式
-ライトスルー方式
**メモリ仕様 [#u566f11a]
***SDRAM [#rcbe91c1]
-DE2-70ボードに搭載
-32MB x 2
-別途コントローラが必要
--リファレンスデザイン"Sdram_Control_4Port"が使えるか?
-遅延が大きいため、キャッシュの意義が大きい
***SSRAM [#vf6d6230]
-DE2-70ボードに搭載
-2MB
-制御は簡単だが、遅延が少ないのでキャッシュの意義が薄れる
***Block RAM [#wa257d0a]
-FPGA内に実装
-最高1,152,000bit(EP2C70F896C6)まで実装可能
-遅延は1Clockのみなので、DRAM並みの遅延を付加
終了行:
[[猪狩/CFS]]
*DE2ボードにキャッシュ付きMIPSプロセッサを実装する [#h5e96bb5]
**CPU仕様 [#w971abfb]
***マルチサイクル版MIPSプロセッサ [#qa90387d]
-変更点
--主制御ユニットの状態遷移
---メモリアクセス状態からの遷移条件にキャッシュからのdone信号を付加
**キャッシュ仕様 [#v6754363]
***概要 [#q543c3ed]
-ダイレクトメモリ方式
-ライトスルー方式
**メモリ仕様 [#u566f11a]
***SDRAM [#rcbe91c1]
-DE2-70ボードに搭載
-32MB x 2
-別途コントローラが必要
--リファレンスデザイン"Sdram_Control_4Port"が使えるか?
-遅延が大きいため、キャッシュの意義が大きい
***SSRAM [#vf6d6230]
-DE2-70ボードに搭載
-2MB
-制御は簡単だが、遅延が少ないのでキャッシュの意義が薄れる
***Block RAM [#wa257d0a]
-FPGA内に実装
-最高1,152,000bit(EP2C70F896C6)まで実装可能
-遅延は1Clockのみなので、DRAM並みの遅延を付加
ページ名: