猪狩/日誌/2010-05-20
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[猪狩/日誌]]&br;
&br;輪講お疲れ様です
***研究([[修士論文の方針を決める>猪狩/修士論文の方針]]) [#z98fdebf]
-ubuntuでHPLを動かす
--[[lapack&ATLASのインストール:http://www.db.is.kyushu-u.ac.jp/rinkou/linux/atlaslinux.html]]
---ATLAS のビルドとインストール(2回目)
$ ../configure -t 2 -m 3000 -b 32 -D c -DPentiumCPS=3000 -D c -DWALL --prefix=/usr/atlas -Fa alg -fopenmp -Fa alg -fPIC -omp 1 -Ss flapack /tmp/lapack-3.2.1/SRC -Si latune 1
$ make
$ make check
エラー&br;
atlas/B2/binのmake csanity_testに問題あり&br;
lapackビルドはシングルスレッド版じゃだめ?
-MicroBlazeについて
--[[XPSオンラインマニュアル:http://japan.xilinx.com/support/documentation/sw_manuals/xilinx12_1/platform_studio/platform_studio_toc.htm]]
--MicroBlaze Cinfiguration Wizardで性能を変更
---Advancedで細かな設定が可能 -> [[詳細>猪狩/MicroBlaze]]
--FloorPlan
---ISE -> Implement Design -> Place & Route -> Analyze Timing / FloorPlan Design (PlanAhead)
---[[最大動作周波数も、この結果のクリティカルパスから算出:http://www.am.ics.keio.ac.jp/~fukuda/wiki/index.php?Xilinx%20ISE%A4%CE%BB%C8%A4%A4%CA%FD~%B1%FE%CD%D1%CA%D4~]]
--回路規模&動作周波数測定
---Minimum Area -> 446/7,200-Slice (6%), 545MHz
---Maximum Performance -> 測定不能、XSTでエラー出てる
&br;plbバスに何も繋いでないから -> とりあえずDMAを繋いでみる
&br;DMAだけではダメそう -> DMAの設定方法を学ぶ必要がある
-ML555について
--Clock
---%%[[PLLの使用方法:http://marsee101.blog19.fc2.com/blog-entry-436.html]]%% <- Coregenを使う場合
---XPSでclock_generatorの設定を変えられる
---入力クロックはここら辺から使われる?
#############################################################################
##
## Global Clock inputs
## FPGA Bank 3: Vcco = 2.5 Volts
##
## Note: Use DIFF_TERM attribute on LVDS clock inputs as the ML555 DOES NOT
## provide 100 ohm terminators on the circuit board assembly!
#############################################################################
NET LVPECL_200M_P LOC = K17 ; ## 200 MHz LVPECL Oscillator
NET LVPECL_200M_N LOC = L18 ; ##
NET SMA_GCLKP LOC = H17 ; ## SMA Connector J10
NET SMA_GCLKN LOC = H18 ; ## SMA Connector J11
NET LVDSCLKMOD1_P LOC = H19 ; ## ICS1 PLL LVDS
NET LVDSCLKMOD1_N LOC = H20 ; ##
NET SATA_MGT_GCLKP LOC = J20 ; ## ICS2 PLL LVDS or 125 MHz LVDS Oscillator
NET SATA_MGT_GCLKN LOC = J21 ; ##
NET SFP_MGT_GCLKP LOC = G15 ; ## 125 MHz LVDS Oscillator
NET SFP_MGT_GCLKN LOC = G16 ; ##
NET FPGA_GCLK_33MHZ LOC = L19 ; ## 33 MHz LVCMOS Oscillator
-ISE
--ISE Design Suite 資料およびヘルプ、日本語版のアップデート完了
***RPR [#abf64ce6]
-キャッシュ・メモリのまとめ
--OPTERONのまとめなど
-----
***コメント [#g69e11f3]
#comment
終了行:
[[猪狩/日誌]]&br;
&br;輪講お疲れ様です
***研究([[修士論文の方針を決める>猪狩/修士論文の方針]]) [#z98fdebf]
-ubuntuでHPLを動かす
--[[lapack&ATLASのインストール:http://www.db.is.kyushu-u.ac.jp/rinkou/linux/atlaslinux.html]]
---ATLAS のビルドとインストール(2回目)
$ ../configure -t 2 -m 3000 -b 32 -D c -DPentiumCPS=3000 -D c -DWALL --prefix=/usr/atlas -Fa alg -fopenmp -Fa alg -fPIC -omp 1 -Ss flapack /tmp/lapack-3.2.1/SRC -Si latune 1
$ make
$ make check
エラー&br;
atlas/B2/binのmake csanity_testに問題あり&br;
lapackビルドはシングルスレッド版じゃだめ?
-MicroBlazeについて
--[[XPSオンラインマニュアル:http://japan.xilinx.com/support/documentation/sw_manuals/xilinx12_1/platform_studio/platform_studio_toc.htm]]
--MicroBlaze Cinfiguration Wizardで性能を変更
---Advancedで細かな設定が可能 -> [[詳細>猪狩/MicroBlaze]]
--FloorPlan
---ISE -> Implement Design -> Place & Route -> Analyze Timing / FloorPlan Design (PlanAhead)
---[[最大動作周波数も、この結果のクリティカルパスから算出:http://www.am.ics.keio.ac.jp/~fukuda/wiki/index.php?Xilinx%20ISE%A4%CE%BB%C8%A4%A4%CA%FD~%B1%FE%CD%D1%CA%D4~]]
--回路規模&動作周波数測定
---Minimum Area -> 446/7,200-Slice (6%), 545MHz
---Maximum Performance -> 測定不能、XSTでエラー出てる
&br;plbバスに何も繋いでないから -> とりあえずDMAを繋いでみる
&br;DMAだけではダメそう -> DMAの設定方法を学ぶ必要がある
-ML555について
--Clock
---%%[[PLLの使用方法:http://marsee101.blog19.fc2.com/blog-entry-436.html]]%% <- Coregenを使う場合
---XPSでclock_generatorの設定を変えられる
---入力クロックはここら辺から使われる?
#############################################################################
##
## Global Clock inputs
## FPGA Bank 3: Vcco = 2.5 Volts
##
## Note: Use DIFF_TERM attribute on LVDS clock inputs as the ML555 DOES NOT
## provide 100 ohm terminators on the circuit board assembly!
#############################################################################
NET LVPECL_200M_P LOC = K17 ; ## 200 MHz LVPECL Oscillator
NET LVPECL_200M_N LOC = L18 ; ##
NET SMA_GCLKP LOC = H17 ; ## SMA Connector J10
NET SMA_GCLKN LOC = H18 ; ## SMA Connector J11
NET LVDSCLKMOD1_P LOC = H19 ; ## ICS1 PLL LVDS
NET LVDSCLKMOD1_N LOC = H20 ; ##
NET SATA_MGT_GCLKP LOC = J20 ; ## ICS2 PLL LVDS or 125 MHz LVDS Oscillator
NET SATA_MGT_GCLKN LOC = J21 ; ##
NET SFP_MGT_GCLKP LOC = G15 ; ## 125 MHz LVDS Oscillator
NET SFP_MGT_GCLKN LOC = G16 ; ##
NET FPGA_GCLK_33MHZ LOC = L19 ; ## 33 MHz LVCMOS Oscillator
-ISE
--ISE Design Suite 資料およびヘルプ、日本語版のアップデート完了
***RPR [#abf64ce6]
-キャッシュ・メモリのまとめ
--OPTERONのまとめなど
-----
***コメント [#g69e11f3]
#comment
ページ名: