大和田/日誌/2008-05-09
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[大和田/日誌]]
-SFLらしいCPUの記述
--[[清水先生の記事:http://blog.goo.ne.jp/ip-arch/e/5e7a0132f6b763cff4ea74fc59f28e5a]]でSN/XのSFL記述の再考をしていた。
--オリジナルのPICOもそうだけど、従来のSN/Xの記述方法もデータパスを意識した記述になっており、セレクタや制御信号などを別途考える必要があった。データパスを明示的に示すのではなく、SFL側でセレクタを自動生成するという点(動作をより分かりやすく書くということにも繋がる)で、自分が思っていた記述方法とほとんど一致している。
--PARTHENONを用いた合成結果の比較。
||SN/X v1.3|SN/X v1.4|
|最大遅延[ns]|63.6|58.4|
|消費電力[μW/MHz]|5680|5681|
-Altera Nios II エンベデッド評価キット
--http://www.altera.co.jp/products/devkits/altera/kit-cyc3-embedded.html
--タッチパネル+FPGAボードって面白そう。
--GUNZEのタッチパネルの制御方法を解析できれば自作出来そうなんだけど。
-マリオカートWii
--50cc制覇。
終了行:
[[大和田/日誌]]
-SFLらしいCPUの記述
--[[清水先生の記事:http://blog.goo.ne.jp/ip-arch/e/5e7a0132f6b763cff4ea74fc59f28e5a]]でSN/XのSFL記述の再考をしていた。
--オリジナルのPICOもそうだけど、従来のSN/Xの記述方法もデータパスを意識した記述になっており、セレクタや制御信号などを別途考える必要があった。データパスを明示的に示すのではなく、SFL側でセレクタを自動生成するという点(動作をより分かりやすく書くということにも繋がる)で、自分が思っていた記述方法とほとんど一致している。
--PARTHENONを用いた合成結果の比較。
||SN/X v1.3|SN/X v1.4|
|最大遅延[ns]|63.6|58.4|
|消費電力[μW/MHz]|5680|5681|
-Altera Nios II エンベデッド評価キット
--http://www.altera.co.jp/products/devkits/altera/kit-cyc3-embedded.html
--タッチパネル+FPGAボードって面白そう。
--GUNZEのタッチパネルの制御方法を解析できれば自作出来そうなんだけど。
-マリオカートWii
--50cc制覇。
ページ名: