大堀/研究/データ/PROGRAPE-デバッグ
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[大堀/研究/データ]]
//研究室限定
#contents
* PROGRAPE-デバッグ [#a83da8d3]
**現在のデバック状況 [#jf5c42f2]
-論理合成中にエラー。
Phase 6.8 (Checksum:5c1e9736) REAL time: 4 hrs 34 mins 48 secs
Phase 7.29
Phase 7.29 (Checksum:42c1d79) REAL time: 4 hrs 35 mins 52 secs
Phase 8.5
Phase 8.5 (Checksum:4c4b3f8) REAL time: 4 hrs 48 mins 41 secs
Phase 9.18
Phase 9.18 (Checksum:55d4a77) REAL time: 6 hrs 32 mins 57 secs
Phase 10.5
Phase 10.5 (Checksum:5f5e0f6) REAL time: 6 hrs 42 mins 56 secs
Invoking physical synthesis ...
/bin/sh: line 1: 13037 Aborted
map -intstyle xflow -p xc3s5000-fg900-5 -detail -timing -register_duplication
-logic_opt on -ol high -xe c -c 100 -t 1 -cm speed -pr b -k 4 -o top_map.ncd top.ngd top.pcf
make: *** [proj/top_map.ncd] Error 134
**方針 [#z07f1380]
**結果 [#ja0a1d0d]
**過去の悩み [#n6863d5b]
-動作を知りたいモジュール - 以下の部分で実機とエミュレータでの差違がみられる。
--pg_pipev.c
---pgr_setipset_one(devid, ichip, iii, idata, 6);
---pgr_start_calc(devid, nj);
---pgr_getfoset(devid, fdata);
---ライブラリとしてパッケージ化されていて、どんな動作をしているのか、わからない…。%%聞こう。わからん。%%
--libpgr.a
---ソースが有るんじゃないかと思ってzxp020内で検索。
---/home/hamada/backup/200511/backup/libpgr.20051024.tar.bz2
---で見つけた。
--%%現状(16:20)%%
---まだ、FPGAボードから正しい値を取得できていない。
---データが全て1/3なのはどうしてだろう……どこが悪いのだろう…。わからない。
---回路データ、アプリケーション両方をzxp076で動かそうとしているが、まだ結果は得られない。CPU使用率100%で動作中…zxp020と比較して…遅い。
---libpgr.cを見たが、回路をどのように動かしているのかわからない。
---C言語から回路を使う方法を一から勉強した方が近道?…要相談。
---4日間、思いついた方法でデバッグしてきたが、どうにもわからない。
---VHDL自体をみる必要がある。→シュミレーション、デバッグ環境の整備。
終了行:
[[大堀/研究/データ]]
//研究室限定
#contents
* PROGRAPE-デバッグ [#a83da8d3]
**現在のデバック状況 [#jf5c42f2]
-論理合成中にエラー。
Phase 6.8 (Checksum:5c1e9736) REAL time: 4 hrs 34 mins 48 secs
Phase 7.29
Phase 7.29 (Checksum:42c1d79) REAL time: 4 hrs 35 mins 52 secs
Phase 8.5
Phase 8.5 (Checksum:4c4b3f8) REAL time: 4 hrs 48 mins 41 secs
Phase 9.18
Phase 9.18 (Checksum:55d4a77) REAL time: 6 hrs 32 mins 57 secs
Phase 10.5
Phase 10.5 (Checksum:5f5e0f6) REAL time: 6 hrs 42 mins 56 secs
Invoking physical synthesis ...
/bin/sh: line 1: 13037 Aborted
map -intstyle xflow -p xc3s5000-fg900-5 -detail -timing -register_duplication
-logic_opt on -ol high -xe c -c 100 -t 1 -cm speed -pr b -k 4 -o top_map.ncd top.ngd top.pcf
make: *** [proj/top_map.ncd] Error 134
**方針 [#z07f1380]
**結果 [#ja0a1d0d]
**過去の悩み [#n6863d5b]
-動作を知りたいモジュール - 以下の部分で実機とエミュレータでの差違がみられる。
--pg_pipev.c
---pgr_setipset_one(devid, ichip, iii, idata, 6);
---pgr_start_calc(devid, nj);
---pgr_getfoset(devid, fdata);
---ライブラリとしてパッケージ化されていて、どんな動作をしているのか、わからない…。%%聞こう。わからん。%%
--libpgr.a
---ソースが有るんじゃないかと思ってzxp020内で検索。
---/home/hamada/backup/200511/backup/libpgr.20051024.tar.bz2
---で見つけた。
--%%現状(16:20)%%
---まだ、FPGAボードから正しい値を取得できていない。
---データが全て1/3なのはどうしてだろう……どこが悪いのだろう…。わからない。
---回路データ、アプリケーション両方をzxp076で動かそうとしているが、まだ結果は得られない。CPU使用率100%で動作中…zxp020と比較して…遅い。
---libpgr.cを見たが、回路をどのように動かしているのかわからない。
---C言語から回路を使う方法を一から勉強した方が近道?…要相談。
---4日間、思いついた方法でデバッグしてきたが、どうにもわからない。
---VHDL自体をみる必要がある。→シュミレーション、デバッグ環境の整備。
ページ名: