森/Benz/Components of Architecture/owasis architecture
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[森/Benz/Components of Architecture]]
**[[one router>森/Benz/Components of Architecture/owasis architecture/one router]] [#jd472ad0]
-Input port
-switch allocator
-crossbar
**describe oasis architecture [#xc4f6805]
-4×4のメッシュトポロジー
-パケットのサイズは、76ビットのflitsが64つでできている。
-入力ポートは最大で5つあり、ローカルと東西南北であらわされる。
----
-OASISでは、4by4のメッシュトポロジーを採用している。
-ワームホールスイッチングを採用しているので、パケットはさらに細かく分けられる。
-入力ポートは、
**Study oasis Verilog HDL code and find out all parameters [#wfe1b40f]
**Compile 1 router and present the hardware result [#s4b20281]
4 by 4
Total logic elements 4,457
Total pins 778
2 by 2
Total logic elements 6,180
Total pins 618
----
-わからんところ
--grant_out,sw_grantの存在意義
--stop_outの意味
--empty と nearly_fullの算出の仕方
--stop_outの算出の仕方
--second_item_nextportこれが肝な気がする
----
**Data path [#j3e440f6]
CENTER:&ref(森/Benz/Components of Architecture/owasis architecture/datapath.jpg,50%);
**switch allocator [#h083d7fd]
CENTER:&ref(森/Benz/Components of Architecture/owasis architecture/sw_alloc.jpg,50%);
#comment
終了行:
[[森/Benz/Components of Architecture]]
**[[one router>森/Benz/Components of Architecture/owasis architecture/one router]] [#jd472ad0]
-Input port
-switch allocator
-crossbar
**describe oasis architecture [#xc4f6805]
-4×4のメッシュトポロジー
-パケットのサイズは、76ビットのflitsが64つでできている。
-入力ポートは最大で5つあり、ローカルと東西南北であらわされる。
----
-OASISでは、4by4のメッシュトポロジーを採用している。
-ワームホールスイッチングを採用しているので、パケットはさらに細かく分けられる。
-入力ポートは、
**Study oasis Verilog HDL code and find out all parameters [#wfe1b40f]
**Compile 1 router and present the hardware result [#s4b20281]
4 by 4
Total logic elements 4,457
Total pins 778
2 by 2
Total logic elements 6,180
Total pins 618
----
-わからんところ
--grant_out,sw_grantの存在意義
--stop_outの意味
--empty と nearly_fullの算出の仕方
--stop_outの算出の仕方
--second_item_nextportこれが肝な気がする
----
**Data path [#j3e440f6]
CENTER:&ref(森/Benz/Components of Architecture/owasis architecture/datapath.jpg,50%);
**switch allocator [#h083d7fd]
CENTER:&ref(森/Benz/Components of Architecture/owasis architecture/sw_alloc.jpg,50%);
#comment
ページ名: