小原/日誌/2008-06-27
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[小原/日誌]]
//研究室限定
*続き [#q969e5df]
シフトレジスタを動作させるべくCTRL_UNITを追加~
レジスタに入力されるとCTRL_UNITにflagが立つ。~
4つ入った時点でWEをON~
*BackUp [#lfa2dd84]
シフトレジスタ2通りくらい殺ってみる。
( Y:\matarray\shiftreg\shift_in_oba )
(参考:デジタル集積回路の設計と詩作 49ぺーじ)
3ステートバッファがたくさん並んでカッコイぃ・・・
じゃなくて、レジスタ数260くらいで (fmax 1579 restrict 500)
ALUTは0。
* メガハンクショウン以外の部分が確実に動いているのを確認した。
fmax 125Mhz(低い)~ ALUT 654
reg 102
pin 312
DSP 16
今考えられること。
o megafunction qts2ver7.2 とmegafunction qts2ver8.0で互換性があるのか?
o megafunctionはゲートレベルでないとしみゅできない?(RTLではだめ?)
o 一度qts2ver8.0で作り直してみればいいのだろうか?
modelsimにてシミュレーションを行い、ALU内の乗算回路が動いてない。
最新のモジュールに入れ替えれば動くかもしれないので試すこと。
メガファンクションのシミュレーションの仕方を確認しなければならない。
最悪の場合、簡易的な乗算演算子で代用か。
ずっと頭の中で悲鳴が聞こえている。本当にごめんなさい。。
* warning:を修正して安全性を向上させたい。思っていた以上にひどかった。
が、
* 現状ではPE単体で0.9vデバイスで約213MHz、1.1vで約244MHz。
o 最適化技術をbalanceにすればautoのチェックはつけてもつけずとも
約268MHz(1.1v)で動作。
FPGA開発テクニック、チューニングの心得(自分用メモ)
http://monoist.atmarkit.co.jp/fembedded/index/fpgatuning.html
終了行:
[[小原/日誌]]
//研究室限定
*続き [#q969e5df]
シフトレジスタを動作させるべくCTRL_UNITを追加~
レジスタに入力されるとCTRL_UNITにflagが立つ。~
4つ入った時点でWEをON~
*BackUp [#lfa2dd84]
シフトレジスタ2通りくらい殺ってみる。
( Y:\matarray\shiftreg\shift_in_oba )
(参考:デジタル集積回路の設計と詩作 49ぺーじ)
3ステートバッファがたくさん並んでカッコイぃ・・・
じゃなくて、レジスタ数260くらいで (fmax 1579 restrict 500)
ALUTは0。
* メガハンクショウン以外の部分が確実に動いているのを確認した。
fmax 125Mhz(低い)~ ALUT 654
reg 102
pin 312
DSP 16
今考えられること。
o megafunction qts2ver7.2 とmegafunction qts2ver8.0で互換性があるのか?
o megafunctionはゲートレベルでないとしみゅできない?(RTLではだめ?)
o 一度qts2ver8.0で作り直してみればいいのだろうか?
modelsimにてシミュレーションを行い、ALU内の乗算回路が動いてない。
最新のモジュールに入れ替えれば動くかもしれないので試すこと。
メガファンクションのシミュレーションの仕方を確認しなければならない。
最悪の場合、簡易的な乗算演算子で代用か。
ずっと頭の中で悲鳴が聞こえている。本当にごめんなさい。。
* warning:を修正して安全性を向上させたい。思っていた以上にひどかった。
が、
* 現状ではPE単体で0.9vデバイスで約213MHz、1.1vで約244MHz。
o 最適化技術をbalanceにすればautoのチェックはつけてもつけずとも
約268MHz(1.1v)で動作。
FPGA開発テクニック、チューニングの心得(自分用メモ)
http://monoist.atmarkit.co.jp/fembedded/index/fpgatuning.html
ページ名: