春のプロジェクト2011/第2回
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[春のプロジェクト2011]]
*第2回 2007年6月号 4ビット加算器を設計しよう [#xf059f9a]
**概要 [#v1b43153]
>
+4ビット加算器の設計
+補数表現について
+シミュレーション
+Verilog HDLの演算子
**Keyword [#sc560d6b]
-Verilog HDL、FPGA、HLD、全加算器、イベント・リスト、レジスタ、モジュール・インスタンス化、オーバーフロー、1の補数、2の補数、演算子
***4ビット加算器の設計 [#p69cbfa3]
-assign文とalways文
-レジスタ宣言
-3つの方法で設計
***補数表現を使って正しい計算結果を得る [#gf166336]
-各表現について
***4ビット加算器をシミュレートする [#vefde217]
-テストベンチの作成
-演算子
----
#comment
終了行:
[[春のプロジェクト2011]]
*第2回 2007年6月号 4ビット加算器を設計しよう [#xf059f9a]
**概要 [#v1b43153]
>
+4ビット加算器の設計
+補数表現について
+シミュレーション
+Verilog HDLの演算子
**Keyword [#sc560d6b]
-Verilog HDL、FPGA、HLD、全加算器、イベント・リスト、レジスタ、モジュール・インスタンス化、オーバーフロー、1の補数、2の補数、演算子
***4ビット加算器の設計 [#p69cbfa3]
-assign文とalways文
-レジスタ宣言
-3つの方法で設計
***補数表現を使って正しい計算結果を得る [#gf166336]
-各表現について
***4ビット加算器をシミュレートする [#vefde217]
-テストベンチの作成
-演算子
----
#comment
ページ名: