五十嵐/日誌/2009-11-16
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
|
ログイン
]
開始行:
[[五十嵐/日誌]]~
Arria II GX FPGA Board~
以下の変更を加えたら合成がNiosIIプロセッサのライセンスの関係でSOFファイルが生成されなくなった.
-ExampleデザインにSOPCビルダーで自分の回路を接続
-Quartus II 9.0 SP2 にて以下の項目に関して設定後合成
--Incremental Compilation を無効化
--OpenCore Plus hardware evaluationを無効化(9.0が未対応のため)
現状の問題点
-回路にクロックが供給されない
--"Warning: Node: clkin_bot_p was determined to be a clock but was found without an associated clock assignment."
-Flashメモリからユーザーの回路をコンフィグレーションできない
--9.0だと"Unrecognized device family in SOF file"となり変換すらできない
--9.1だと変換とフラッシュメモリへの書き込みはできるがコンフィグレーションはできない
終了行:
[[五十嵐/日誌]]~
Arria II GX FPGA Board~
以下の変更を加えたら合成がNiosIIプロセッサのライセンスの関係でSOFファイルが生成されなくなった.
-ExampleデザインにSOPCビルダーで自分の回路を接続
-Quartus II 9.0 SP2 にて以下の項目に関して設定後合成
--Incremental Compilation を無効化
--OpenCore Plus hardware evaluationを無効化(9.0が未対応のため)
現状の問題点
-回路にクロックが供給されない
--"Warning: Node: clkin_bot_p was determined to be a clock but was found without an associated clock assignment."
-Flashメモリからユーザーの回路をコンフィグレーションできない
--9.0だと"Unrecognized device family in SOF file"となり変換すらできない
--9.1だと変換とフラッシュメモリへの書き込みはできるがコンフィグレーションはできない
ページ名: